電子產(chǎn)品中都運(yùn)用了集成電路,在生產(chǎn)前需要進(jìn)行集成電路設(shè)計(jì),確保協(xié)同運(yùn)行時(shí)不會(huì)出錯(cuò)。那么集成電路設(shè)計(jì)流程步驟是什么?集成電路制作流程步驟是什么?
集成電路設(shè)計(jì)流程步驟
1、功能設(shè)計(jì)
要實(shí)現(xiàn)的功能,方式一般采用HDL描述,如verilog,VHDL。當(dāng)然對(duì)于小規(guī)模電路也可以采用電路圖輸入的方式。
2、仿真驗(yàn)證
保證電路功能的正確性,可以通過(guò)軟件仿真,硬件仿真等方式實(shí)現(xiàn)。軟件仿真一般比較直觀,方便調(diào)試,因?yàn)槊恳粫r(shí)刻的狀態(tài)都可以看到。對(duì)于一個(gè)需要大規(guī)模驗(yàn)證的電路來(lái)說(shuō),是必不可少的。
3、邏輯綜合
把代碼變成實(shí)實(shí)在在的電路,如寄存器還是與非門,這個(gè)過(guò)程就叫綜合。FPGA是做好的電路,一般顧及通用性和效能,基本電路單元就做得比較大。對(duì)于ASIC來(lái)說(shuō),兩輸入的與非門,就是一個(gè)簡(jiǎn)單的門電路,甚至為了區(qū)分驅(qū)動(dòng)能力和時(shí)序特性差異,還分了好幾個(gè)等級(jí),有的面積小,有的驅(qū)動(dòng)能力強(qiáng)。總的來(lái)說(shuō)這一步就是工具把你的描述變成基于庫(kù)的電路描述。
4、布局布線
考慮電路怎么擺放的問(wèn)題,這叫布局布線。根據(jù)周邊電路需求,時(shí)序要求,把你的電路放到芯片的某個(gè)位置。在擺好之后還得考慮連線是否能通,各級(jí)延時(shí)是否能滿足電路的建立和保持時(shí)間要求等等。
5、輸出
輸出一個(gè)版圖文件,告訴代工廠該怎么去腐蝕硅片,該怎么連金屬等等。當(dāng)然在這過(guò)程中間會(huì)有各種各樣的輔助步驟。總的來(lái)說(shuō)都是為了確保你設(shè)計(jì)的電路正確及正確實(shí)現(xiàn)你的電路。

集成電路制作流程步驟
1、晶圓的形成:先把硅(矽)透過(guò)溫度和速度的調(diào)整搞成需要大小,然后覆蓋一層有絕緣功能的硅化物,并植入離子改變導(dǎo)電性,最后晶圓表面氣態(tài)鍍上一層膜。
2、電路圖轉(zhuǎn)到光罩:接著把設(shè)計(jì)好的電路圖透過(guò)雷射和電子數(shù)把圖形轉(zhuǎn)寫到光罩上,光罩的功能可以看出就是印章、模組。
3、然后在晶圓上上一層感光液,像下面這樣,透過(guò)瀑光制造出光阻,上面那塊有圖的就是光罩。再把晶圓上已曝光出來(lái)的圖案進(jìn)行蝕刻,顯影蝕刻后就留下金屬導(dǎo)線。
4、再利用機(jī)械和化學(xué)研磨,把表面磨平。最后切割、封裝、測(cè)試就是成品集成電路了。
以上便是集成電路設(shè)計(jì)流程步驟,集成電路制作流程步驟的全部解答。作為芯片行業(yè)從業(yè)者,你必須完全了解集成電路的設(shè)計(jì)與制作過(guò)程。
(圖文來(lái)源:華強(qiáng)電子網(wǎng))
|